अतुल्यकालिक तर्क - लिंक संग्रह

J

jimjim2k

Guest
हाय आज वीएलएसआई प्रणालियों की जटिलता के नए डिजाइन अतुल्यकालिक तकनीक, संगामिति, उच्च स्तर के संश्लेषण, और सत्यापन के आधार पर तरीकों की आवश्यकता है. कैलटेक में अतुल्यकालिक वीएलएसआई समूह के अनुसंधान और उच्च प्रदर्शन और कम ऊर्जा अतुल्यकालिक डिजिटल सर्किट डिजाइन के लिए विधियों, उपकरणों पर केंद्रित है. डिजिटल सर्किट "अतुल्यकालिक" कहा जाता है जब वे घड़ियों का उपयोग नहीं करते हैं. "अतुल्यकालिक तर्क" 1 बिंदु पर शुरू करने के लिए निम्न URL की जाँच करें. ज ** p: / 2 www.cs.man.ac.uk/async/. ज ** p: / / www.cs.man.ac.uk async / उपकरण / index.html (उपकरण) 3. ज ** p: / www.cs.man.ac.uk / async / पृष्ठभूमि / index.html 4. ज ** p: / www.async.caltech.edu/ * -> टी tnx
 
हे, thankx,, कि वास्तव में दिलचस्प सामान :)
 
Asynchrounous डिजिटल सर्किट डिजाइन डिजिटल वीएलएसआई डिजाइन में सबसे आगे चुनौती है - और कम बिजली, बहुत उच्च गति कार्बनिक आधारित प्रौद्योगिकियों के लिए भविष्य है. अच्छा लिंक!
 
संकेत के लिए धन्यवाद. अतुल्यकालिक तर्क लेकिन नई बात नहीं है निश्चित रूप से दिलचस्प विषय है. वहाँ बहुत साठ के दशक में इस विषय पर शोध किया था, सत्तर के दशक के शुरुआत में भी एक या दो पाठ्यपुस्तक लिखा गया था और तब विषय फैशन के ही फिर से फिर से प्रकट होना करने के लिए 5 या 6 साल फिर से बाहर चला गया. वहाँ कई मौलिक अनसुलझी समस्या है कि बहुत विशिष्ट समस्याओं के लिए लागू की सीमा है. यह मुझे तंत्रिका तर्क या फजी सिस्टम की याद दिलाता है. वे मूल रूप से चालीसवें वर्ष और साठ के दशक में क्रमशः दिखाई दिया. अनुसंधान के एक अवधि के बाद वे केवल dissapered 5 0r 10 साल पहले एक फैशन विषय के रूप में वापस आ. और फिर वे एक रामबाण के रूप में यह लेकिन बहुत विशिष्ट समस्याओं का एकमात्र समाधान की उम्मीद थी नहीं हो. Matteo
 
क्या किसी को उच्च गति डिजिटल डिजाइन (Verilog या VHDL के साथ)? के लिए लिंक है??
 
मैं 95 पर asynchron तर्क के साथ एक 16bit ALU की प्राप्ति का अध्ययन किया है. पाया उदाहरण के लिए जोड़ें ऑपरेशन के लिए मध्यम ले जाने के समय केवल log2 (n) है. नतीजा यह है कि यह करने के लिए asynchron कार्यात्मक ब्लॉक का निर्माण जटिल नहीं है लेकिन उन्हें एक प्रणाली वास्तुकला में एक साथ जोड़ने आज उपकरण द्वारा समर्थित नहीं है. तो सर्किट स्तर पर समाधान कर रहे हैं, लेकिन प्रणाली पुनर्विचार और भी परीक्षण methologies के आर्किटेक्ट की जरूरत है.
 
अच्छी जानकारी! शुक्रिया!
 
विचार वास्तव में भट्ठी है. लेकिन वहां अभी भी एक लंबा रास्ता तय करना है.
 
नमस्ते सब के बाद, मैं देखा है और क्योंकि मैं अतुल्यकालिक तर्क के साथ शामिल कर रहा हूँ मैं कहना है कि यह बहुत आशाजनक है, लेकिन बाद से अब एक पूर्ण उत्पाद के उत्पादन से अभी भी दूर हो चाहते हैं. एक ही कंपनी है कि एक पूरी तरह से अतुल्यकालिक सूक्ष्म उत्पादन फिलिप्स "हाथ मिलाना समाधान" बंद स्पिन tangram भाषा का उपयोग करके, है. इंटेल, Atmel, कैलटेक में अतुल्यकालिक desing के बारे में अपनी रुचि दिखाई है लेकिन उद्योग के पतन eventhow किसी भी बड़े विचारों को गंभीरता से अतुल्यकालिक अनुसंधान हाँ के लिए छोड़ दिया नहीं करता है. उद्योग शुद्ध अतुल्यकालिक डिजाइन से ज्यादातर लड़कियों (globaly अतुल्यकालिक localy synhronous) के लिए लग रही है. अतुल्यकालिक के बारे में प्रमुख लाभ कम ईएमआई और आज researh smartcards सुरक्षा में ज्यादातर है. दोहरे रेल एन्कोडिंग (एक बिट "के रूप में थोड़ा सा" 1. तर्क है "01" यानी प्रतिनिधित्व) कुशल सुरक्षा प्रदान कर रहा है लेकिन स्विचन आवृत्ति शक्ति है कि उच्च इतना है. अतुल्यकालिक तर्क डिजाइन के बारे में कुछ सोचा anf तथ्यों था. धन्यवाद ...
 

Welcome to EDABoard.com

Sponsor

Back
Top