अनुकूली PLL डिजाइन

N

newmedia

Guest
नमस्ते दोस्तों,

मैं एक उच्च अंत माइक्रोप्रोसेसर के लिए एक PLL बनाने की कोशिश कर रहा हूँ.ये मेरी शोध प्रबंध के लिए है, और मेरे एक सलाहकार PLL लड़का नहीं है.

<img src="http://www.edaboard.com/images/smiles/icon_sad.gif" alt="उदास" border="0" />
मैं एक बहुत पसंद PLL बनाने की जरूरत नहीं है.हालांकि, अगर PLL Nehalem PLL की तरह काम कर सकता है, यह बहुत अच्छा होगा.यहाँ Nehalem कागज का यूआरएल है.http://ieeexplore.ieee.org/stamp/stamp.jsp?arnumber=04585952

अब तक मैं बाहर इन आवश्यकताओं लगा.

इनपुट घड़ी आवृत्ति: 133MHz
नाममात्र का उत्पादन घड़ी 2GHz आवृत्ति ~ 3GHz
आवृत्ति संकल्प: 133MHz
PLL घबराना उत्पन्न: 10ps rms
PLL संरचना: आंशिक या पूर्णांक एन एन???
ताला समय:???चक्र.

यदि आप पिछले विनिर्देशन पर टिप्पणी कर सकते हैं, मैं वाकई इसकी सराहना करता हूँ.इसके अलावा, यदि आप इस विषय पर कोई शोध या disseration देखने के लिए, कृपया मुझे पता है.अन्य चुनौती एक अनुकूली PLL जो आपूर्ति शोर वोल्टेज ट्रैक डिजाइन है.Nehalem एक एनालॉग रुख करते थे, लेकिन मैं एक डिजिटल दृष्टिकोण की कोशिश करना चाहता हूँ.क्या आप इस के लिए कोई सुझाव है?

 
कागज और मैं इसे पोस्ट में देख सकते हैं.ट्रैकिंग आपूर्ति शोर एक बहुत बड़ा मुद्दा नहीं है.लेकिन, आप एक differntial नियंत्रित PLL डिजाइन, जो सिद्धांत द्वारा एक उचित आपूर्ति अस्वीकार कर सकता है.आप इसे एक शोर वातावरण में की आवश्यकता होगी.

 
नमस्ते Vamsi,

तुम मेरे धागा जवाब के लिए धन्यवाद.मैं कागज संलग्न.कागज विस्तृत ज्यादा नहीं जानकारी प्रदर्शित नहीं करता, लेकिन आप एक बार देख ले सकते हैं.

विशेष रूप से चित्र 3 महत्वपूर्ण है.आपूर्ति शोर एक sinusoidal, और आवृत्ति 400MHz (मैक्स) हो जाएगा.
क्षमा करें, लेकिन आप में प्रवेश करने की जरूरत है इस संलग्नक देखें

 

Welcome to EDABoard.com

Sponsor

Back
Top