अस्थायी टर्मिनल पर उलझन में

Y

yann_sun

Guest
हाय सब, यह बहुत लोकप्रिय लगता है अपने सर्किट लेआउट में चल टर्मिनल के साथ राज्यमंत्री का उपयोग कर के रूप में मैं जानता हूँ कि. ज्यादातर मामलों में, एक उदाहरण के रूप में PMOS लेने, PMOS के स्रोत टर्मिनल VDD जुड़ा हुआ है, VGate कुछ क्षमता में स्थित है, और किसी भी कनेक्शन के बिना नाली टर्मिनल मंगाई. कब, कोर, ESD या चिप के कहीं डिवाइस में प्रकट होता है है. मेरे सवाल का क्यों PMOS के डी एस और टर्मिनलों जोड़ने नहीं साथ कुछ संभावित द्वारा या दोनों अस्थायी, अगर अपने कार्य आईसी तय करने के लिए वापस (FIB आदि) या एक संधारित्र के रूप में सेवा की है. रखा यदि नहीं, तो क्या इसकी तैर टर्मिनलों के साथ डिवाइस के लिए प्रयोग किया जाता है?
 
यदि यह संभव है भविष्य डिजाइन बदलने के लिए बेहतर है रखने के लिए डिस्कनेक्ट स्रोत नाली. यदि वे जुड़े आप के लिए एक और परत को बदलने के लिए उन्हें डिस्कनेक्ट है. उदाहरण के लिए, आप VIA और Me2 परतों से एक परिवर्तन बनाने के कर सकते हैं, लेकिन क्योंकि स्रोत नाली Me1 द्वारा shorted है आप के लिए Me1 भी बदल. देखने के एक बिंदु से मैं कोई लाभ नहीं देख अगर वे जोड़ा जाएगा.
 
[बोली = FOM] यदि यह संभव है भविष्य डिजाइन बदलने के लिए बेहतर है रखने के लिए डिस्कनेक्ट स्रोत नाली. यदि वे जुड़े आप के लिए एक और परत को बदलने के लिए उन्हें डिस्कनेक्ट है. उदाहरण के लिए, आप VIA और Me2 परतों से एक परिवर्तन बनाने के कर सकते हैं, लेकिन क्योंकि स्रोत नाली Me1 द्वारा shorted है आप के लिए Me1 भी बदल. देखने के एक बिंदु से मैं कोई लाभ नहीं देख अगर वे जोड़ा जाएगा [बोली /] यदि टर्मिनल नाली तैरता है, इसका मतलब यह है Vdrain निर्धारित नहीं है? मैं latchup घटना की संभावना के बारे में सुनिश्चित नहीं हूँ.
 
यह vds = 0 ऐसे मामले में हो सकता है, वहाँ के रूप में कमजोर डीसी पथ है, यह एक असली अस्थायी टर्मिनल मामला नहीं है. हालांकि, गेट floading सर्किट unknow राज्य के लिए नेतृत्व कर सकते हैं.
 

Welcome to EDABoard.com

Sponsor

Back
Top