एकल opamp मुआवजा

0

020170

Guest
नमस्ते

कल रात मैंने यूनिट लाभ 500Mhz आवृत्ति के साथ पूरी तरह से अंतर जोड़-cascode amp डिज़ाइन

(1p संधारित्र लोड)

लेकिन गरीब चरण मार्जिन है.इसलिए मुझे लगता है कि इस सर्किट को क्षतिपूर्ति की जरूरत है.

लेकिन यह चरण की साजिश बहुत अजीब है.और मुझे समझ में नहीं आता opamp भरपाई के लिए.

Edaboard में, मैं pdf - किताब पाया लेबल कि मुआवजा "" ट्यूटोरियल है

लेकिन यह व्यावहारिक नहीं है.वहाँ जो कोई मुआवजा टिप या अच्छा ई पुस्तक है क्या?

धन्यवाद.<img src="http://acdlab.net/kim/compensation.gif" border="0" alt="single opamp compensation" title="एकल opamp मुआवजा"/>
 
आप कृपया अपने ढांच के रूप में यहाँ पोस्ट के रूप में अच्छी तरह से कर सकता हूँ?

 
वहाँ तुम में dobule खंभे हैं प्रणाली.तुम ही है तो "नहीं" चरण मार्जिन.

क्या तुम इतने बड़े BW की ज़रूरत है?
उत्पादन प्रतिबाधा बहुत उच्च है, यहाँ एक पोल प्रेरित.

 
महत्वपूर्ण बात, Y-अक्ष सही है?मेरा मतलब है कि तुम एक वाई अक्ष जो डिग्री का फोन है.मैं ऐसा नहीं सोचता.मुझे नहीं लगता है कि वहाँ एक opamp जो 5 डिग्री चरण बदलाव का कारण होगा.

दूसरे, आप विकल्प के रूप में डाल दिया है. विकल्प चरण की साजिश के लिए खोल देना?अगर तुम ऐसा किया है, तो कारण दो RHP और नहीं zeroes कई खंभों के कारण है.डिजाइन में समस्या cascode ट्रांजिस्टर जो वर्तमान तह अंत में कर रहे हैं की नौकरशाही का आकार घटाने के कारण हो सकता है.तो, कृपया उन्हें सत्यापित करें.

भी है, तो आप amp के परीक्षण के लिए सकारात्मक निवेश करते थे क्योंकि वहाँ डीसी में कोई बदलाव का दौर है.तुम एक खुला लूप परीक्षण कर रहे हो?अगर ऐसा है, तो आप वास्तव में चरण मार्जिन का एक बहुत की तलाश कर रहे हैं (जो मुझे लगता है कि अगले असंभव उन आवृत्तियों पर).

कृपया मुझे इन बातों पर स्पष्ट.

 
Vamsi Mocherla ने लिखा है:

महत्वपूर्ण बात, Y-अक्ष सही है?
मेरा मतलब है कि तुम एक वाई अक्ष जो डिग्री का फोन है.
मैं ऐसा नहीं सोचता.
मुझे नहीं लगता है कि वहाँ एक opamp जो 5 डिग्री चरण बदलाव का कारण होगा.दूसरे, आप विकल्प के रूप में डाल दिया है. विकल्प चरण की साजिश के लिए खोल देना?
अगर तुम ऐसा किया है, तो कारण दो RHP और नहीं zeroes कई खंभों के कारण है.
डिजाइन में समस्या cascode ट्रांजिस्टर जो वर्तमान तह अंत में कर रहे हैं की नौकरशाही का आकार घटाने के कारण हो सकता है.
तो, कृपया उन्हें सत्यापित करें.भी है, तो आप amp के परीक्षण के लिए सकारात्मक निवेश करते थे क्योंकि वहाँ डीसी में कोई बदलाव का दौर है.
तुम एक खुला लूप परीक्षण कर रहे हो?
अगर ऐसा है, तो आप वास्तव में चरण मार्जिन का एक बहुत की तलाश कर रहे हैं (जो मुझे लगता है कि अगले असंभव उन आवृत्तियों पर).कृपया मुझे इन बातों पर स्पष्ट.
 
tsanlee ने लिखा है:

वहाँ तुम में dobule खंभे हैं प्रणाली.
तुम ही है तो "नहीं" चरण मार्जिन.क्या तुम इतने बड़े BW की ज़रूरत है?

उत्पादन प्रतिबाधा बहुत उच्च है, यहाँ एक पोल प्रेरित.
 
एक जोड़े-cascode नहीं हो सकता है कि कम से उत्पादन प्रतिबाधा.क्या आप अपने डीसी biasing सही हो?

 
020,170 लिखा था:tsanlee ने लिखा है:

वहाँ तुम में dobule खंभे हैं प्रणाली.
तुम ही है तो "नहीं" चरण मार्जिन.क्या तुम इतने बड़े BW की ज़रूरत है?

उत्पादन प्रतिबाधा बहुत उच्च है, यहाँ एक पोल प्रेरित.
 
सभी mosfet संतृप्ति के अधीन है.

में पिछले मैं एक समाधान है.सबको धन्यवाद.

 

Welcome to EDABoard.com

Sponsor

Back
Top