एक कम चरण शोर आवृत्ति systhesizers को डिज़ाइन करें

N

news

Guest
Od 17. listopada pakiet 1000 minut do Orange i na numery stacjonarne w POP-ie będzie obowiązywał wyłącznie do Orange.

Read more...
 
मैं के लिए एक Singal स्रोत है कि 116dBc/Hz @ 10kHz के साथ 5GHz outputs के desgin चाहते हैं. लेकिन यह मुश्किल है एकीकृत PLL के द्वारा लक्ष्य तक पहुँचने के लिए. किसी ने मुझे कुछ सलाह देने के लिए लक्ष्य पाने के? शुक्रिया!
 
तुम भी एक पिन डायोड का उपयोग सकता है और यह अस्थिर करके इसे बनाने के लिए चुना आवृत्ति पर दोलन
 
यकीन है कि तुम क्या मतलब है - आप उचित इकाइयों में चरण शोर नहीं निर्दिष्ट कर रहे हैं. आप की जरूरत DBC / हर्ट्ज एक निश्चित 5 गीगा उत्पादन के लिए, एक varactor देखते ढांकता हुआ गुंजयमान यंत्र थरथरानवाला, अधिमानतः एक सिलिकॉन द्विध्रुवी ट्रांजिस्टर के साथ बनाया है, और चरण यह एक बहुत ही संकीर्ण पाश बैंडविड्थ में बंद. अपने PLL चिप (50 मेगाहर्टज के लिए उदाहरण के लिए, गोली मार) के साथ छोटी भाजक अनुपात (या उच्चतम तुलना आवृत्ति) संभव का उपयोग करें. 500 हर्ट्ज या इतना में पाश बैंडविड्थ रखें, और आप एक शॉट है अगर DRO काफी कम चरण शोर है. और एक अच्छी घड़ी है, और कम चरण शोर चिप का उपयोग करें. संक्षेप में, एक DRO थरथरानवाला जिसका मुक्त चल रहा शोर आपके विनिर्देशन मिलता मिल जाए, और चरण यह एक संकीर्ण बैंडविड्थ में बंद पंगा लेना शोर से रखना. यदि आपके कल्पना भी तंग है, या आप एक tunable सिंथेसाइज़र की जरूरत है, और अधिक जटिल बातें कर रहे हैं.
 
आपके उत्तर के लिए धन्यवाद! यदि मैं integreted PLL का उपयोग करें, यह शोर से हमेशा -100dBc/Hz की तुलना में अधिक है जब यह 5GHz में काम करता है. क्या आप कम शोर के साथ कुछ विशेष PLL परिचय?
 
आपका चरण शोर भी तक पहुँचने के लिए कठोर लगता है!
 
क्षमा करें, मैं आप गरीब सुझाव दिया. मुफ्त चल रहा है DRO शोर आपकी कल्पना से कम 10 DB है. आप कुछ और अधिक शामिल करने की आवश्यकता होगी. हम एक एकल आवृत्ति के बारे में बात कर रहे हैं?
 

Welcome to EDABoard.com

Sponsor

Back
Top