एम्पलीफायर और डेल्टा सिग्मा एडीसी के बैंड&#23

S

sunking

Guest
क्या एम्पलीफायर और डेल्टा सिग्मा एडीसी के बैंडविड्थ के बीच रिश्ता?

ऐसे एक दो चरण डेल्टा सिग्मा के लिए के रूप में, freq samping 1Mhz, संकेत बैंड चौड़ाई है 5KHz है, SNR 90dB है, तो एम्पलीफायर की जरूरत बैंडविड्थ?

 
मुझे लगता है यह है सेशन बैंडविड्थ के लिए ठीक से स्थापित करने का समय ऐसी 0.1% के रूप में, संतुष्ट है.

 
इस पर देखें
http://www.edaboard.com/viewtopic.php?t=120008&highlight=0 18um

 
समय लगातार (ζ) = 1/βωt.
कुछ सटीकता के भीतर के समाधान के लिए, व्यवस्थित समय चाहिए सिस्टम घड़ी के आधे के भीतर लगभग 5ζ हो जाता है assums (जो कर्तव्य चक्र 50% है).वह सिर्फ मेरे किसी न किसी प्रकार की अवधारणा है.

 
मैं एक और समस्या है,
अगर हम एक 16 बिट्स डेल्टा डिजाइन-signma ए / डी बदल, 1v = पूरे जोरों स्तर.
अगर प्रयोग सामान्य ए / डी हम 1 / (2 जरूरत ^ 16) = 15uv सटीकता की.

delat सिग्मा के लिए पिछले अनुरूप मॉडुलक शायद जाल का उपयोग करें (या अन्य टोपोलॉजी), एनालॉग मॉडुलक वास्तव में एक बिट या नहीं तुलनित्र में 16bit सटीकता की जरूरत ई.?

मेरे दोस्त कहते हैं, deltaSigma ए / डी 16bit, 16bit
डिजिटल डीएसपी सर्किट से औसत डेटा है इसे बनाया, नहीं अनुरूप तुलनित्र द्वारा
कैसे अनुरूप तुलनित्र सटीकता को परिभाषित करने के लिए?

 
इस पर देखें
http://www.edaboard.com/viewtopic.php?t=116747&highlight =

 
झींसी पड़ती है करने के लिए,
I "लगता है कि यह है सेशन बैंडविड्थ के लिए ठीक से स्थापित करने का समय ऐसी 0.1% के रूप में, संतुष्ट है."Wht 0.1% नहीं 0.01% है?यह कैसे मूल्य तय करना है?
.

 
डेल्टा सिग्मा एडीसी के लिए,
तुलनित्र की शुद्धता बहुत महत्वपूर्ण नहीं है.प्रेरित erro आकार का हो जाएगा.

Erro व्यवस्थित महत्वपूर्ण है, यह विरूपण harmonice योगदान करते हैं.
और amp के bw इसे प्रभावित करेगा.है wooley कागज और किताबें देखें.
यह विधि का यह गणना देता है.

 
को swicap,
क्या तुमने है Wooley किताब और कागज़ात जो BW गणना और opamp के समय व्यवस्थित कर सकती है?आप कागज या पुस्तकों के शीर्षक प्रदान करेंगे?

 

Welcome to EDABoard.com

Sponsor

Back
Top