के बारे में> Por डिजाइन

A

Analog_starter

Guest
हाय सब,

किस तरह के संधारित्र क्या आप के लिए उपयोग Por deassertion देरी, राज्यमंत्री या एमआईएम उत्पन्न?
यदि उपयोग NMOS टोपी (बस 10umX10um एम 50 NMOS उपकरण =), मैंने पाया है VDD के लिए शुल्क नहीं लिया और सिमुलेशन ने बस के आसपास 500mV कर सकते हैं.तो तुलनित्र और समारोह में त्रुटि की पांचवीं तक नहीं पहुँच सकते हैं.
क्यों NMOS टोपी ऐसी विशेषता है और कैसे इस समस्या को हल करने के लिए?

धन्यवाद और सादर
Analog_starter

 
मैं इस अनुप्रयोग, या अपने Por सर्किट के लिए अभिन्न circuirt इस्तेमाल का सुझाव है, लेकिन सीधे capacitors के उपयोग की नहीं एक बहुत अच्छा विचार है, कई बार मैं बिल्कुल Por या केवल संधारित्र के साथ रीसेट schem के साथ एक समस्या थी.कहावत - Dalas एक अच्छा टुकड़ा भी ती है.

 
हाय Tohu,

आप अपने जवाब के लिए धन्यवाद.
असल में मैं Por एकीकृत circuirt तैयार हूँ.और संधारित्र
चिप के लिए प्रयोग किया जाता है, पर.

Analog_starter

 
उद्धरण:

deassertion देरी Por उत्पन्न
 
हाय Btrend,

आप अपने जवाब के लिए धन्यवाद.
तुम मुझे दिखा सकते छोटी सी देरी प्रकोष्ठ के विस्तार के ढांचे?
और उन्हें एक बड़ी देर से कैसे झरना है?
क्यों नहीं NMOS या एमआईएम संधारित्र का उपयोग करें?कोई कमी?

धन्यवाद और सादर
Analog_starter

 
1.देरी सेल सिर्फ 2 inverters और उनके बीच एक राज्यमंत्री टोपी से बना है, दो पलटनेवाला के एक कमजोर प्रकार है, और दूसरे माध्यम प्रकार है.यू के लिए था यह VCC, tempearture, कोने के खिलाफ अनुकरण के लिए एक इष्टतम डब्ल्यू मिल / एल देरी समय बनाम.
2.इसके बाद के संस्करण, मुझे लगता है कि u पहले से ही एक Por संकेत था, और सभी u के बारे में बात करने में करना चाहते है तो देर तक VCC तैयार है.लेकिन उर वर्णन से ऐसा लगता है कि कुछ यू संदर्भ के साथ Por तुलना करेंगे?
3.यदि संभव हो तो, ढांच के रूप में पद उर या विचार है.

 
हाय Btrend,

निश्चित!वास्तव में मेरी संरचना है अंबरीष पोस्ट पीछा किया.मैं नहीं
संकेत Por और बस तुलनित्र के प्रभारी संधारित्र देरी का उपयोग करने उत्पन्न
यह.21 फ़रवरी 2005 10:37 Re: रीसेट पर बिजली

-------------------------------------------------- ------------------------------

मैं कहूँ कि मैं क्या इस्तेमाल किया है.
1.एक रोकनेवाला devider.प्रतिरोधों के एक समायोज्य किया जाना चाहिए.
2.एक BGR
3.आंतरिक hystersis के साथ एक तुलनित्र.के साथ एक इनपुट frpm BGR और रोकनेवाला devider से दूसरे.
4.BGR नकारात्मक है इनपुट और रोकनेवाला devider सकारात्मक इनपुट मान है.जब इसकी आपूर्ति सकारात्मक दहलीज हिट, तुलनित्र उत्पादन अधिक हो जाता है.
5.इस उत्पादन में एक स्विच है कि एक संधारित्र के लिए एक मौजूदा स्रोत जोड़ता को जाता है.
6.संधारित्र के लिए एक स्विच जो पहले तुलनित्र उत्पादन द्वारा नियंत्रित है द्वारा भूमि shorted है.
7.संधारित्र का आरोप लगाते देरी समय निर्धारित करता है.
8.संधारित्र और BGR के उत्पादन में फ़ीड को तुलनित्र anaother.एक बार BGR वोल्टेज Por deasserted है परे टोपी शुल्क नहीं.

 

Welcome to EDABoard.com

Sponsor

Back
Top