क्या चिप के प्रभाव है कि उच्च विलंबता है!

G

godsun

Guest
उच्च विलंबता मतलब बहुत देर?तो जो कम आवृत्ति में परिणाम होगा, है ना?

 
Pod koniec zeszłego miesiąca informowaliśmy o dyskach SSD Samsung 840 Evo, które mają duży problem z odczytem danych znajdujących się na nośniku co najmniej 30 dni. Po niecałym miesiącu od oficjalnego potwierdzenia problemu przez producenta udostępnił on firmware o oznaczeniu EXT0CB6Q. Nowa wersja oprogramowania układowego ma pozwalać na odczyt sta...

Read more...
 
विलंबता जरूरी नहीं है का मतलब है कम frequecny है.डिजाइन की संरचना पर निर्भर करता है (पाइप लाइन में खड़ा / समानांतर ... आदि) यह चक्र की संख्या के रूप में conseidered जा सकता है बाहर के बाद और frequncy भी अधिक हो सकता है डाला करता था.

एक संयोजन एक pipelined वास्तुकला में पथ (महत्वपूर्ण मार्ग देरी), के बारे में कम या अधिक frequecny अधिकतम है देरी क्या निर्णय दो चरणों के भीतर अधिकतम संभव देरी है.

इसके स्पष्ट आशा है!

सभी बेहतरीन,

 
धन्यवाद, मुझे पता है, लेकिन मुझे समझ नहीं आ रहा है कि क्या विलंबता से संबंधित है.
चिप एक धीमी पुनर्स्थापित करना होगा?

 
मई इस उदा सकता है.तुम बाहर में मदद करता है .......

उदाहरण के लिए: 133 मेगाहर्ट्ज CL3 उपकरण (चक्र, 3 चक्र अनुरोध विलंबता प्रति 7.5 एन एस)
100 मेगाहर्ट्ज CL2 उपकरण (चक्र, 2 चक्र अनुरोध विलंबता 10 प्रतिशत एन एस)

पहली बिट के बाद उपलब्ध होगा:
1 प्रकरण: 22.5 एन एस (7.5 * 3)
2 प्रकरण: 20 एन एस (10 2)

इसलिए, यह LOWER विलंबता बेहतर प्रदर्शन के रूप में कहा जा सकता है.

लेकिन, 6 बिट्स के फट पढ़ना क्षमता के साथ.
1 प्रकरण: 60 एन एस (7.5 * 3 विलंबता 7.5 * 5 पहले के बाद)
2 प्रकरण: 70 एन एस (10 * 2 विलंबता के बाद पहली * 5 10)

तो, यह कहा जा सकता है कि घड़ी उच्च गति विजयी.

 
विलंबता प्राप्त इनपुट के बीच व्यपगत समय की राशि लागू किया और सार्थक उत्पादन है.यह आवृत्ति को सीधे संबंधित नहीं है.विलंबता इनपुट और आउटपुट के बीच चरणों की संख्या द्वारा निर्धारित होती है.

आवृत्ति महत्वपूर्ण मार्ग देरी से निर्धारित मार्ग के सबसे लंबे समय तक यानी देरी है.

वास्तव में यदि अधिक पाइप लाइन चरणों डिजाइन में शामिल कर रहे हैं, उसके महत्वपूर्ण मार्ग है और कम किया जा सकता है इस प्रकार की आवृत्ति पर बढ़ाया जा सकता है (आमतौर पर विलंबता) भी बढ़ता है.

 
godsun ने लिखा है:

धन्यवाद, मुझे पता है, लेकिन मुझे समझ नहीं आ रहा है कि क्या विलंबता से संबंधित है.

चिप एक धीमी पुनर्स्थापित करना होगा?
 
विलंबता अपने इनपुट की आगमन के बीच निवेश बंदरगाहों पर समय के फर्क का मतलब है कि जब उत्पादन और ....... प्राप्त किया तो यह सीधे अधिकतम को प्रभावित करता है.freq जिस पर अपने डिजाइन ....... काम करेंगे

 

Welcome to EDABoard.com

Sponsor

Back
Top