परहेज़गार 2 विन्यास पद्धति

R

r_e_m_y

Guest
हाय सब,

क्या आप के लिए, सरल, विन्यस्त करने के लिए सस्ती पद्धति एक कड़ा द्वितीय सबसे अच्छा है?
कृपया बोर्ड पर
हुआ करता था, (पीसी केबल और सॉफ्टवेयर, विन्यास उपकरण आपके विधि का वर्णन ...)

Thx: कृपया:

 
हाय रेमी,

मैं जब तक तुम तुम क्या चाहते हो हमें बताओ तुम मुझसे एक और केवल सर्वश्रेष्ठ उत्तर हो सकता है यकीन नहीं कर रहा हूँ.

साधारण और सस्ते विन्यास जबकि, इस XILINX parallelport अनुकूलक के साथ JTAG विधि विन्यास होगा debugging और परीक्षण विकासशील.

http://www.xilinx.com/support/programr/jtag_cable.pdf
(लागत केवल कुछ EUR)जब आपके FPGA विकास राज्य तुम एक FPGA और एक CPLD के बीच अंतर नोटिस जाएगा खत्म हो गया है.हालांकि एक CPLD है एक आंतरिक विद्युत प्रोग्राम और eraseable यह पिछले जब तक आप इस चिप मिटा आप डाउनलोड फ़ाइल रखेंगे स्मृति.इस FPGA
की है सामान्य रूप से नहीं ऐसी स्मृति.यह तुम यह क्यों प्रत्येक आप पर बिजली स्विच करने के लिए समय बूट है कारण है.बिना एक प्रणाली स्मृति में आप हमेशा अपने पीसी पर भी परिवर्तन करना होगा और फिर parallelport के द्वारा एक ही फाइल डाउनलोड.

अगर, एक समानांतर या धारावाहिक EPROM सर्वश्रेष्ठ खड़े अकेले अनुप्रयोगों के लिए उपयुक्त है तैयार.

मामले में आप अतिरिक्त स्मृति आवश्यक नहीं है एक ही पीसीबी पर एक ľC या डीएसपी है.इस ľC या डीएसपी द्वारा आप कर सकते हैं तो अपने बूट FPGA सीधे.इस प्रणाली का सबसे लचीला एक है.

यदि आप)
मैं खरीद या प्रिंटर मंडल के लिए एक JTAG केबल के निर्माण की सिफारिश करेगी VHDL (और Eprom फाइल डिवाइस प्रोग्रामिंग के साथ कोई अनुभव नहीं है.EPROMS बहुत विकास के चरण के दौरान !!!!! परेशान कर रहे हैंआशा है कि तुम, थोड़ी मदद करने के लिए

aOxOmOx

 
अपने applicatio पर निर्भर करता है.
डिबग jtag के लिए बेहतर है और तेजी के लिए, उत्पादन या धारावाहिक प्रोम या अगर आप आधारित कण फ़्लैश जहां दुकान अपने कोड बेहतर है हार्डवेयर अपने fiemware एक microcontroller को अपग्रेड करने की आवश्यकता है.
बाय
जी
 
Thx अपने जवाब के लिए.

मैं Xilinx के साथ FPGA काम करने के लिए इस्तेमाल नहीं
कर रहा हूँ.I'va पहले ही @ ltera
फ्लेक्स के साथ काम किया है और जो jtag लिंक और Bytebl (पर) ster द्वारा डाउनलोड है एक विन्यास प्रोम
का उपयोग किया था.मैं इस समाधान काफी मैं Xilinx से equivallent पद्धति का उपयोग करना चाहते हैं का उपयोग करने के लिए आसानी से मिल गया.
और अधिक, अलग अलग तरीकों से लचीला होना लेकिन विन्यास तरीकों Xilinx द्वारा Datasheet में दी लगता है ...इसलिए यह अधिक मेरे लिए और संबंधित उपकरणों के विन्यास प्रोम का चयन करने के लिए जटिल है.<img src="http://www.edaboard.com/images/smiles/icon_rolleyes.gif" alt="रोलिंग आंखें" border="0" />
 
अगर आप की तरह डाउनलोड alwais एक प्रोम कण कर सकते हैं.
सबसे सरल तरीका है.
तुम rigt प्रोम का उपयोग करना चाहिए.
तुम atmel प्रोम, इस श्रृंखला at17 mybe अधिकार का उपयोग कर सकते हैं इसके बजाय Xilinx proim.

 
हाय सब,

Thx आपकी मदद के लिए.
मैं अंत में जो
मुझे मदद मिलती है कि Datasheet खोज:
ज ** p: / / direct.xilinx.com/bvdocs/publications/ds123.pdf

घन मीटर भविष्य विषय
पर
<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="बहुत खुश" border="0" />
 
वहाँ कुछ उत्कृष्ट कागज़ात यहाँ रेमी हैं:

http://www.xilinx.com/literature/index.htm

/ अनुप्रयोग नोट्स हार्डवेयर पर क्लिक करें तो FPGA
/ विन्यासGit

 

Welcome to EDABoard.com

Sponsor

Back
Top