सेरी वोल्ट नियामक के पास डिवाइस के रूप में NMOS के साथ

P

pelo

Guest
हाय, मैं पास डिवाइस के रूप में एक NMOS के साथ एक पर चिप वोल्टेज रेगुलेटर पर काम कर रहा हूँ Vcc = 3 Vreg 1.6 = मैं PMOS के साथ एलडीओ नियामक की एक बहुत कुछ देखा है लेकिन NMOS के साथ नहीं, क्यों?? क्या आप मेरी मदद कर सकते करने के लिए इस नियामक डिजाइन?
 
NMOS के शरीर के प्रभाव को ध्यान में रखते हुए, यह मुश्किल है Vcc = 3 की शर्त के तहत = 1.6 Vreg मिल.
 
आईसी NMOS के लिए एक जोड़े हैं. LT3150 Vcc = 0.9V मिनट. यह चिप एक 1.4MHz बूस्ट reg के लिए एक एकीकृत नियंत्रक का उपयोग करता है एक उच्च पक्ष एन FET के लिए फाटक ड्राइव devolop. तुमको डेटा पत्रक heres. Http://www.linear.com/pc/downloadDocument.do?navId=H0 url [], C1, C1003, C1040, C1130, P2254, D2281 url [/]
 
आप अपने पोस्ट के लिए सोचो! अगर मैं पास डिवाइस के रूप में एक NMOS का उपयोग करें, मैं प्रणाली की क्षतिपूर्ति कैसे कर सकते हैं?? मैं की तरह होता है, प्रधानमंत्री = 60 ° और तेजी से प्रतिक्रिया मैं ऐसा कैसे कर सकते हैं? क्या आप मेरे डिजाइन को हल करने के लिए कुछ समाधान पता? मदद के लिए, मैं त्रुटि एम्पलीफायर, 2 रोकनेवाला और एक NMOS मैं अग्रिम द्वारा = 100dB, = 60 ° (@ कम मौजूदा PM), फास्ट क्षणिक प्रतिक्रिया, लाभ, और कम शक्ति consumtion धन्यवाद करना चाहता हूँ के रूप में एक सममित ओ टी ए का उपयोग करें! का संबंध है!
 
[बोली = pelo] सोचो आप अपने पोस्ट के लिए! अगर मैं पास डिवाइस के रूप में एक NMOS का उपयोग करें, मैं प्रणाली की क्षतिपूर्ति कैसे कर सकते हैं?? मैं की तरह होता है, प्रधानमंत्री = 60 ° और तेजी से प्रतिक्रिया मैं ऐसा कैसे कर सकते हैं? क्या आप मेरे डिजाइन को हल करने के लिए कुछ समाधान पता? मदद के लिए, मैं त्रुटि एम्पलीफायर, 2 रोकनेवाला और एक NMOS मैं अग्रिम द्वारा = 100dB, = 60 ° (@ कम मौजूदा PM), फास्ट क्षणिक प्रतिक्रिया, लाभ, और कम शक्ति consumtion धन्यवाद करना चाहता हूँ के रूप में एक सममित ओ टी ए का उपयोग करें! का संबंध है / [बोली] के बारे में कैसे अपने मैक्स currrent लोड?
 
मेरा अधिकतम वर्तमान लोड 30mA है आप इस के साथ मेरी मदद कर सकते हैं??
 
कोई मेरी मदद करो? कर सकते हैं??
 
अरे pelo, सबसे पहले आप करने के लिए वोल्टेज ड्रॉप - आउट की वजह से NMOS का उपयोग नहीं करना चाहती. लोग कम ड्रॉप आउट की वजह से PMOS का उपयोग करें. ड्रॉप - आउट श्रृंखला एलडीओ की दक्षता भी निर्धारित करता है. सेशन-amp के लिए, आप इनपुट एक जोड़ / सामान्य cascode जा रहा है मंच के साथ एक 2 चरण का उपयोग कर सकते हैं. यह आप के बारे में ~ 70 डीबी 60 का लाभ दे देंगे. तुम Cascode मुआवजा अंदर उपयोग कर सकते हैं. दूसरे चरण में आप NMOS चालकों के लिए एक कक्षा अटल बिहारी ड्राइव कर सकते हैं. आप एक बेहतर निहत प्रदर्शन करना होगा. 30 मा के एक अधिकतम वर्तमान एक बड़ा सौदा है, बशर्ते आप ख़ारिज किया हुआ के साथ रह सकते हैं नहीं है. इसके अलावा, NMOS पास ट्रांजिस्टर के आकार अपने ख़ारिज किया हुआ के आधार पर कम किया जा सकता है. अपने उत्पादन टोपी क्या है? क्या आप के लिए एक 0.1uF / 1 UF uF/4.7 लोड करना चाहते हैं? ESR आप के लिए देख रहे हैं क्या है? कोशिश करो और असतत capacitors के सभी विक्रेताओं के datasheets पढ़ा है और उपलब्ध सर्वोत्तम चुना. यह अपने प्रमुख ध्रुव और आपके चरण मार्जिन का निर्धारण करेगा.
 
हाय Vamsi Mocherla मेरी समस्या है कि मैं चिप एलडीओ पर एक डिजाइन कर रहा हूँ तो एक capacito कम एलडीओ (आंतरिक मुआवजा के साथ!) मैं बाहरी संधारित्र, सिर्फ आंतरिक और संधारित्र मूल्य बहुत छोटा होना चाहिए का उपयोग नहीं करते. फिर, 2 चरण Opamp के लिए आप मुझे एक कक्षा अटल बिहारी ड्राइव डिजाइन करने के लिए सुझाव देते हैं, तो आप वर्ग अब ड्राइव पर कुछ कागज है? आपकी मदद के लिए इतना सोचो!
 

Welcome to EDABoard.com

Sponsor

Back
Top