स्मृति क्या CPLD और कैसे इसे लागू करने के लिए इस्तेमाल किया जाना चाहिए?

U

uglyduck

Guest
सबको नमस्ते, मैं साधारण फजी Xilinx CoolRunner श्रृंखला CPLD पर आधारित नियंत्रक बनाने की कोशिश कर रहा हूँ. फजी किसी भी तरह ठीक है, लेकिन बाद से मैं CPLD डिजाइन के क्षेत्र में नौसिखिया हूँ, मैं किसी अधिक अनुभवी पूछना चाहूँगा: मैं इस CPLD के साथ छोटे (1-2-3 कश्मीर अधिकतम) देखो ऊपर मेज का उपयोग करने की आवश्यकता है ( CoolRunner द्वितीय या XPLA3 - महत्वपूर्ण नहीं). किसी को भी सुझाव है मेमोरी चिप का उपयोग करने के लिए के बाद से CPLD ही अंदर नहीं उपयोगकर्ता अनुकूलन ROM के. और कैसे इस स्मृति अंतरापृष्ठ करने के लिए? / नहीं CPLD और FPGA का उपयोग करने के कारण पैकेज की कीमत है, और बिजली की खपत कर रहे हैं. प्लस मैं क्रमादेश तर्क के साथ बाहरी यादों को कैसे उपयोग करने के लिए पता करना चाहते हैं / मैं किसी भी मदद की सराहना करेंगे - लिंक या सरल उदाहरण या भी कैसे शुरू करने के लिए पर एक विचार. बहुत बहुत धन्यवाद.
 
सामान्य में, मैं एक मानक फ्लैश eeprom संबोधित समानांतर सिफारिश करेंगे. कारण डेटा निकालने के लिए सरल अंतरफलक है. बेशक, इन CPLD पिनों की एक बड़ी संख्या में यह इंटरफ़ेस करने के लिए आवश्यकता होती है, लेकिन आवश्यक तर्क धारावाहिक संबोधित उपकरणों की तुलना में बहुत छोटा है. देखो: http://www.abdolian.com/gameboy/ u...ों के साथ एक उपयोगकर्ता समूह भी था. --- स्टीव
 
क्यों नहीं की कोशिश FPGAs जो मेढ़े और ROMs को शामिल का उपयोग?
 
[बोली शार्क =] FPGAs जो मेढ़े और ROMs को शामिल का उपयोग की कोशिश क्यों नहीं [बोली /] FPGA कम कीमत नहीं है और आत्म config के लिए फ़्लैश प्रोम का उपयोग करना चाहिए.
 

Welcome to EDABoard.com

Sponsor

Back
Top