W
wilco
Guest
हाय:
यह बहुत आसान है:
for 2 and 4 channels(B=1,M=2 and B=1,M=4).In that figure, the 2 curves overlap
in the SR range..
मुझे समझ में नहीं कर सकते क्यों प्रसिद्ध समाचार पत्र 'एक 10 बिट 200 एमएस / s समानांतर पाइप लाइन एक CMOS / डी Waltari और Sunamen के कन्वर्टर "जहाँ लेखक पर समानता की डिग्री के प्रभाव का अध्ययन करने के 3 अंजीर में एक 10 बिट एडीसी, वक्र के रैखिक हिस्सा (जब SR सीमा प्रभावी है) के लिए वर्तमान खपत 2 के लिए बराबर
है और 4 चैनल (= 1 बी, = 2 एम और = 1 बी, = 4 एम). कि संख्या में , 2 curves SR .. रेंज में ओवरलैपमैं अलग है रेफरी, लेकिन मैं एक स्पष्ट जवाब मेरे सवाल का पता नहीं लग गया है.
from the number of channels in a time-intyerleaved ADC ??
तो, हमेशा एक मौजूदा समय intyerleaved एडीसी में चैनलों की संख्या से SR स्वतंत्र
सीमा की वजह से खपत है?
यह मेरे लिए महत्वपूर्ण है क्योंकि वक्र के इस आकार एक 2 करता है चैनल एडीसी कुछ कोने आवृत्ति के तहत सबसे अच्छा विकल्प.
धन्यवाद उर जवाब के लिए एक बहुत
यह बहुत आसान है:
for 2 and 4 channels(B=1,M=2 and B=1,M=4).In that figure, the 2 curves overlap
in the SR range..
मुझे समझ में नहीं कर सकते क्यों प्रसिद्ध समाचार पत्र 'एक 10 बिट 200 एमएस / s समानांतर पाइप लाइन एक CMOS / डी Waltari और Sunamen के कन्वर्टर "जहाँ लेखक पर समानता की डिग्री के प्रभाव का अध्ययन करने के 3 अंजीर में एक 10 बिट एडीसी, वक्र के रैखिक हिस्सा (जब SR सीमा प्रभावी है) के लिए वर्तमान खपत 2 के लिए बराबर
है और 4 चैनल (= 1 बी, = 2 एम और = 1 बी, = 4 एम). कि संख्या में , 2 curves SR .. रेंज में ओवरलैपमैं अलग है रेफरी, लेकिन मैं एक स्पष्ट जवाब मेरे सवाल का पता नहीं लग गया है.
from the number of channels in a time-intyerleaved ADC ??
तो, हमेशा एक मौजूदा समय intyerleaved एडीसी में चैनलों की संख्या से SR स्वतंत्र
सीमा की वजह से खपत है?
यह मेरे लिए महत्वपूर्ण है क्योंकि वक्र के इस आकार एक 2 करता है चैनल एडीसी कुछ कोने आवृत्ति के तहत सबसे अच्छा विकल्प.
धन्यवाद उर जवाब के लिए एक बहुत