Bandgap में उच्च आवृत्ति PSRR

M

Megh

Guest
नमस्कार, Designing एक उप वोल्ट bandgap के (Banba प्रकार). मैं समस्या यह है कि मेरे कम आवृत्ति PSRR का कहना है - 40dB है कर रहा हूँ और फिर PSRR 10MHz कहना में करने के लिए 29dB उगता और तब फिर से कम करने शुरू होता है. इस PSRR वक्र में बढ़ता जा सुधार की आवश्यकता है. इस पर कृपया मदद. मेरी समझ यह है: 1) डीसी PSRR पाश लाभ और रोकनेवाला devider अनुपात द्वारा शासित है. 2) उच्च आवृत्ति PSRR मूल रूप से अपने पाश के लाभ के रास्ते (औंधा छवि) व्यवहार करता है. यदि यह समझ सही है तो मैं जहाँ मेरे PSRR ऊपर की ओर जा रहा शुरू होता है आवृत्ति के पास एक शून्य (लाभ वक्र पर) नहीं देखते हैं. कृपया इस धन्यवाद पर मदद
 
आपका प्रवर्धक में आगे लाभ, केवल कहानी का एक हिस्सा (और शायद महत्वपूर्ण हिस्सा नहीं है) है. अपने पूर्वाग्रह रैक और अन्य आपूर्ति के लिए उत्पादन रास्तों जो आपूर्ति वोल्टेज स्वतंत्र "चाहिए" में देखो, लेकिन कभी पूरी तरह से हो सकता है. एक कच्चे एलडीओ के साथ Preregulating एक तरीका है करने के लिए PSRR टक्कर, अगर आप headroom है. यह नियामक डीसी शानदार हो सकता है, बस एसी decoupled अच्छी तरह से की जरूरत नहीं है. तुम भी एक आर सी के साथ कर सकते हैं bandgap के बाद फिल्टर अगर आप ड्राइव (लोड reg degrades, लेकिन है कि केवल एक capacitive लोड ड्राइव है कुछ परवाह नहीं सकता) के एक कमजोर बर्दाश्त कर सकते हैं.
 
आप आवृत्ति में ऊपर की तरफ बढ़ती ढलान की प्रारंभिक बिंदु bandgap एम्पलीफायर के बैंडविड्थ में सुधार के द्वारा कर सकते हैं स्थानांतरित (यह सोचते हैं हम pnp प्रकार बड़ी बात कर रहे हैं) आप आवृत्ति में उत्पादन करने के लिए और अधिक समाई जोड़कर नीचे PSRR प्रतिक्रिया के शिखर स्थानांतरित कर सकते हैं नोड अच्छा भाग्य
 
है के रूप में dick_freebird पहले से ही कहा है, यह आपूर्ति से PSRR और पाश नहीं TF के लिए उत्पादन मामलों के लिए TF है. आपूर्ति और शून्य की उपस्थिति से उत्पादन करने के लिए कई समानांतर पथ हो सकता है एक आश्चर्य नहीं होना चाहिए कर सकते हैं. मई शून्य हो जिस तरह से आप स्थिरता के लिए टोपी जोड़ा है की वजह से प्रमुख है. यह कठिन हो सर्किट को देख के बिना बताना होगा.
 
डिक और PaloAlto धन्यवाद, मैं उत्पादन में आर सी डाल के रूप में bg एलडीओ इनपुट टोपी अभियान चल रहा है की कोशिश करने जा रहा हूँ. यह एक जानवर बल विधि की तरह लगता है (मूलतः BW हत्या). BTW @ PaloAlto: - एम्पलीफायर के BW सुधार बढ़ता जा आवृत्ति बदलाव, लेकिन यह चोटी कम अभ्यस्त. तो शोर @ नए आवृत्ति अभी भी एक समस्या सही पैदा करेगा? मुझे लगता है कि केवल करने के लिए PSRR को मारने के रास्ते उत्पादन VBG पर टोपी डाल दिया है. टिप्पणी कृपया. आपके समय के लिए धन्यवाद [आकार = 2] [रंग = 999999 #] जोड़े गए 2 मिनट के बाद: [/ रंग] [आकार /] खेद है कि मैं dick_freebird धन्यवाद का मतलब है ... यह खेद है कि एक के लिए ***** मुद्रित. @ Saro: - मैं (किसका गेट प्रवर्धक द्वारा नियंत्रित) PMOSs और VDD के फाटक के बीच मुआवजा टोपी जोड़ा.
 
[बोली = मेघ] एम्पलीफायर के BW सुधार बढ़ता जा आवृत्ति बदलाव, लेकिन यह चोटी कम अभ्यस्त. तो शोर @ नई आवृत्ति अभी भी एक समस्या का अधिकार पैदा करेगा [/ उद्धरण] में सुधार BW बढ़ता जा आवृत्ति बदलाव होगा, इसलिए यदि गिरने ढलान निर्गम वोल्टेज पर decoupling के द्वारा बनाया बनाए रखा है, शिखर बढ़ती ढलान एक कट जाता है कम मूल्य, हां, तो चोटी कम है
 
अपने एलडीओ संदर्भ वोल्टेज भी बड़ी उत्पादन से आगे PSRR में सुधार लिया सकता है. लेकिन कुछ प्रयास इस विन्यास में स्टार्टअप समस्या से बचने के लिए किया जाना चाहिए.
 

Welcome to EDABoard.com

Sponsor

Back
Top