FPGA बच्चों की गाड़ी डिजाइन समस्याओं!!

J

joc_06

Guest
मैं एक डिजाइन कि एक डीएसपी और कुछ बाह्य उपकरणों है कि मैं एक fpga (एक XC2v6000 xilinx हिस्सा) में लागू कर रहा हूँ के होते हैं है. शीर्ष स्तर पर मैं बच्चों की गाड़ी के 16KW instanciated था और सब अच्छा था. कोड भाग गया और मैं इसे पर नजर रखने के हमारे आईडीई पूरी तरह से उपयोग कर सकता है. अब codesize हो गई है और मैं और अधिक बच्चों की गाड़ी (32KW तक) की जरूरत है. तो मैं तदनुसार संख्या बदल (पैरामीटर) Iram है कि हम का उपयोग करें और पता बस चौड़ाई इस संभाल करने के लिए और सभी रिपोर्ट फाइलें के अनुसार यह राम ठीक instanciated किया गया है. कि xilinx सॉफ्टवेयर सही राम आकार ठीक रिपोर्टों का उत्पादन. SRR फ़ाइल. लेकिन अब सॉफ्टवेयर लोड के रूप में दूर 0x6000-1 के रूप में. 0x6000 के बाद यह कोड की अंतरिक्ष में सब कबाड़ है और यह नहीं चलेगा. मैं यह नहीं समझा और यह मेरे सिर wrecking है और अपना समय बर्बाद कर सकते हैं. किसी को भी मेरी प्रतीत होता है erronous समस्या पर कुछ प्रकाश डाला सकता है?
 
नए पैरामीटर के साथ Regenerating कोर उन्हें idividualy फेरबदल की तुलना में बेहतर तरीका है!
 
मैं एक डिजाइन कि एक डीएसपी और कुछ बाह्य उपकरणों है कि मैं एक fpga (एक XC2v6000 xilinx हिस्सा) में लागू कर रहा हूँ के होते हैं है. शीर्ष स्तर पर मैं बच्चों की गाड़ी के 16KW instanciated था और सब अच्छा था. कोड भाग गया और मैं इसे पर नजर रखने के हमारे आईडीई पूरी तरह से उपयोग कर सकता है. अब codesize हो गई है और मैं और अधिक बच्चों की गाड़ी (32KW तक) की जरूरत है. तो मैं तदनुसार संख्या बदल (पैरामीटर) Iram है कि हम का उपयोग करें और पता बस चौड़ाई इस संभाल करने के लिए और सभी रिपोर्ट फाइलें के अनुसार यह राम ठीक instanciated किया गया है. कि xilinx सॉफ्टवेयर सही राम आकार ठीक रिपोर्टों का उत्पादन. SRR फ़ाइल. लेकिन अब सॉफ्टवेयर लोड के रूप में दूर 0x6000-1 के रूप में. 0x6000 के बाद यह कोड की अंतरिक्ष में सब कबाड़ है और यह नहीं चलेगा. मैं यह नहीं समझा और यह मेरे सिर wrecking है और अपना समय बर्बाद कर सकते हैं. किसी को भी मेरी प्रतीत होता है erronous समस्या पर कुछ प्रकाश डाला सकता है?
 
नए पैरामीटर के साथ Regenerating कोर उन्हें idividualy फेरबदल की तुलना में बेहतर तरीका है!
 

Welcome to EDABoard.com

Sponsor

Back
Top