FPGA (Xilinx) आईपी कोर की जरूरत है!

U

ukyo

Guest
FPGA (Xilinx) आईपी कोर की जरूरत RTL स्रोत कोड के साथ! कृपया C30 निश्चित बिंदु चल बिन्दु कनवर्टर करने के लिए (32 बिट से 48 बिट) मैट्रिक्स (हैंडलिंग मैट्रिक्स अभिकलन) बहुसंकेतक Duc और DDC (डिजिटल कनवर्टर /...) 70M ध्रुवीय निर्देशांक ऊपर: कुछ कंपनी है जो qaulified RTL कोड FPGA आईपी सहित बर्दाश्त कर सकते हैं का सुझाव / fro xy निर्देशांकों कनवर्टर! अग्रिम धन्यवाद! [ईमेल] maveric_young@21cn.com ईमेल [/]
 
मैं भी पीसीआईघड़ी मास्टर के बारे में आईपी की जरूरत है किसी ने मुझे बता जहाँ मैं प्राप्त कर सकते हैं?
 
मैं भी हूँ एक काम कर रहे 32 बिट में बहुत रुचि रखते हैं, एम / टी $ सममूल्य के लिए PCI कोर | एक द्वितीय श्रृंखला है, लेकिन यह बहुत कठिन हो सकता है एक मूल्यांकन प्रयोजनों के लिए मिल लगता है. शायद कुछ दिन किसी ने हमारे अनुरोध pities ... : मुस्कान:
 
मैं microbl @ ज़ी नरम प्रोसेसर चाहते हैं कि अगर कोई यह कृपया मुझे धन्यवाद मदद
 
[उद्धरण] मैं भी पीसीआईघड़ी [/ उद्धरण] मास्टर के बारे में आईपी की जरूरत है क्या आप VHDL के रूप में PCI दास है?
 
Opencore / पीसीआईघड़ी परियोजना का उपयोग करें. यह Xilinx का उपयोग डिजाइन संश्लेषण के लिए. यह डॉक्स करने के लिए अनुसार काम करना चाहिए.
 
हाँ, url [] www.opencores.org [/url] अच्छी site.You है वहाँ मुक्त पीसीआईघड़ी कोर प्राप्त कर सकते हैं.
 
कौन Xil @ nx Viterbi कोर साझा कर सकते हैं
 
वहाँ भी एक SDRAMs के लिए interfacing के लिए उपलब्ध है? पता Maddin के लिए धन्यवाद
 
तुम @ ltera वेबसाइट पर जाएँ कर सकते हैं, यह एक उदाहरण SDRAM इंटरफेस डिजाइन शामिल हैं.
 
लेकिन उस परियोजना PCI कोर ब्रिज और कोर PCI नहीं है ... मैं PCI कोर कहाँ पा सकते हैं??
 
[बोली = Circuit_Designer] तुम @ ltera वेबसाइट पर जाएँ कर सकते हैं, यह एक उदाहरण शामिल SDRAM इंटरफेस डिजाइन है [/ उद्धरण] Circuit_Designer, इस मंच में @ lter @ नाम का उपयोग नहीं करते. 'Announcement' अनुभाग में नियमों को पढ़ें.
 
मुझे भी, तुम मुझे एक प्रति दे सकता है
 
किसी Xilinx PCI 3.0 कोर साझा कर सकते हैं?
 

Welcome to EDABoard.com

Sponsor

Back
Top