PLL> ताला समय [hlp]

E

elec350

Guest
हैलो
वहाँ डिजाइन की प्रक्रिया में एक PLL का ताला समय की गणना के लिए कोई रास्ता नहीं है?

 
जहाँ तक मैं, स्थापित करने का समय PFD के लाभ से प्रभावित किया जा सकता है पता है

 
नमस्ते

मैं एक साधारण कागज बनाम उदाहरण के लिए LPF और पाठ्यक्रम ताला समय की, समीक्षा कृपया गणना देते हैं.

दाऊद
क्षमा करें, लेकिन आप में प्रवेश करने की जरूरत है इस संलग्नक देखें

 
हैलो
एक संकर PLL के बारे में क्या है (DDS प्रयोग)?

 
ताला समय की गणना आसान है:

अच्छा सटीकता के साथ यह सिर्फ है: TL ≈ 2 * pi / ωn
(ωn पाश = प्राकृतिक आवृत्ति)

लेकिन उस समय ताला एहसास धारणा है कि बंद में एक हरा-अवधि के भीतर होता है के साथ परिभाषित किया गया है.अन्य शब्दों के साथ: आवृत्ति विस्थापन ताला सीमा के भीतर है.

 
elec350 ने लिखा है:

हैलो

वहाँ डिजाइन की प्रक्रिया में एक PLL का ताला समय की गणना के लिए कोई रास्ता नहीं है?
 
सिर्फ तुम्हारे लिए कुछ संदर्भ!
साथ LPF = 100K, बुरा भी नहीं चरण मार्जिन BW, Locktime 60us पहुँचा जा सकता है.

साथ LPF = 200K, बुरा भी नहीं चरण मार्जिन BW, Locktime 40us पहुँचा जा सकता है.

 
iaman ने लिखा है:

सिर्फ तुम्हारे लिए कुछ संदर्भ!

साथ LPF = 100K, बुरा भी नहीं चरण मार्जिन BW, Locktime 60us पहुँचा जा सकता है.साथ LPF = 200K, बुरा भी नहीं चरण मार्जिन BW, Locktime 40us पहुँचा जा सकता है.
 
frankiebai ने लिखा है:iaman ने लिखा है:

सिर्फ तुम्हारे लिए कुछ संदर्भ!

साथ LPF = 100K, बुरा भी नहीं चरण मार्जिन BW, Locktime 60us पहुँचा जा सकता है.साथ LPF = 200K, बुरा भी नहीं चरण मार्जिन BW, Locktime 40us पहुँचा जा सकता है.
 
मतलब बार मैं अपने आप में पुष्टि की है कि मेरे उत्तर में दी की 21 तारीख मई 2008 के रूप में फार्मूलाबंद बार में TL ≈ 2 * PI ωn /कई लेखकों ने सिफारिश की (उत्तम है, Gardner) के लिए सामान्य पाश संपत्तियों नम करना.

 

Welcome to EDABoard.com

Sponsor

Back
Top