SDRAM नियंत्रक उपयोग CPLD

M

moira

Guest
वहाँ इंटरनेट पर फ़ाइलें abt SDRAM नियंत्रक के बहुत रहे हैं, I'v देखा उनमें से कुछ, उनमें से कोई भी मेरी परियोजना में इस्तेमाल किया जा सकता है. में मेरा परियोजना, CPLD कार्य: 1. डेटा (8 बिट समांतर) 89c52, 2 से प्राप्त करते हैं. लिखने और (1Mx4Banksx16bits) sdram, पता और संदर्भ में CPLD द्वारा उत्पन्न कर रहे हैं सभी नियंत्रण संकेतों पढ़ा, FPGA पता, addressbus mcu (शायद हाथ) द्वारा प्रदान की गई है उत्पन्न नहीं करता, मैं नहीं जानता do't अगर मैं कर सकता हूँ कार्यों को लागू. मैं FPGA का उपयोग करना चाहिए? कैसे पता बस प्रक्रिया करने के लिए? pls मुझे कुछ सलाह दे मोइरा
 
तुम xess.com में खोज कर सकते हैं. इस साइट में, वहाँ SDRAM नियंत्रक के बारे में एक उदाहरण है. XS95 बोर्ड के योजनाबद्ध की जाँच करें, तुम्हें पता है कैसे CPLD और 8051 microcontroller के बीच इंटरफेस करने के लिए कर सकते हैं
 
हाय भी कर सकते हैं यू chek altera.com में sdram नियंत्रक वहाँ u प्राप्त कर सकते हैं verilog में और के रूप में अच्छी तरह के रूप में vhdl में दोनों कोडन. विचार के बारे में sdram नियंत्रक शुद्ध खोज पाने के लिए. राम नियंत्रक opencores.org अलविदा आशीष पर भी उपलब्ध है
 
हाय, हम का उपयोग नहीं कर सकते [ख] FPSLIC - उपकरण [/b] ATMEL से?
 
यह सब आप क्या हासिल करना चाहते हैं पर निर्भर करता है. मैं कभी कभी उपयोगी CPLDs के लिए जाली SDRAM नियंत्रक पाया गया है के रूप में यह सिर्फ नंगे न्यूनतम लागू है. यह μC पर के रूप में अच्छी तरह से कांटे की शकल किया जा सकता है.
 

Welcome to EDABoard.com

Sponsor

Back
Top