VHDL एकाधिक फ़ाइलों और डेस / एईएस कोर

K

Kid_Bengala

Guest
नमस्ते

मैं VHDL को नया कर रहा हूँ और मुझ पर हमला दो सवाल.पहला यह है कि मैं कुछ कोर में गिर गए Opencore और मैंने देखा है कि कई सारी फाइलें एक है.vhd.मैं अब तक अनुसूचित था किसी एक में पता कैसे विभिन्न फ़ाइलों तक पहुँचने के लिए और एक FPGA में कार्यान्वित किया.

दूसरा सवाल है कि मैं एक कोर से एक मुख्य फायदा नहीं है.अब तक मैं छोटी बातों की योजना बनाई है, जो एक हाथ पर डेटा शामिल हैं, कुछ परिवर्तन करता है और अन्य पिंस छोड़ दें.मुझे समझाने दो, मैं एक कोड के लिए एक फ्लैश मेमोरी का उपयोग किया है, इस FPGA में कार्यान्वित किया और सही ढंग से संचालित है, समस्या यह है कि इस स्मृति डेस या एईएस के साथ एन्क्रिप्टेड है, तो मैं एक cryptographic मुख्य Opencore से हटा दिया गया लेकिन कैसे नहीं करना है स्मृति तक पहुँचने, इस माध्यम के लिए cryptographic कोर और decrypts डेटा (मेमोरी -> डेस कोर -> फ़्लैश कोर).कोई मदद या VHDL में इस नौसिखिया के लिए सलाह?

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="मुस्कान" border="0" />

.बहुत बहुत धन्यवाद.

अभिवादन
एंटनी

 
हाय एंटनी

जैसा कि मैंने आप अपने सवालों के जवाब के बाद से समझ से नीचे हैं.

तुम एन्क्रिप्शन एल्गोरिथ्म के लिए VHDl फ़ाइलें डाउनलोड की है. आप पाएंगे कि वहाँ एक उच्च स्तर फ़ाइल है कि डिजाइन में सभी मॉड्यूल बांध होगा.VHDL में हम उच्च स्तर इकाई है कि सभी इसे से जुड़ी संस्थाओं तैयार है बस है.आप सभी की जरूरत है एक परियोजना बनाने का है.सभी VHDL फ़ाइलों को शामिल करें और उच्च स्तर का पता लगाने entitiy फ़ाइल और सिमुलेशन इस प्रयोजन के लिए उच्च स्तर का उपयोग करें.

दूसरा सवाल का जवाब है आप की याद और डेस के बीच एक अंतरफलक अंतरफलक है / एईएस algo ब्लॉक कि तुम खोलो कोर से डाउनलोड करना होगा.

तो यह अचानक से डेटा ले ---> यह एन्क्रिप्ट एन्क्रिप्शन ब्लॉक के साथ ----- यह एक स्मृति में स्टोर> होगा.इस snother स्मृति के लिए आप फिर से एक अंतरफलक ब्लाक डिजाइन होगा.

उम्मीद है कि इस मदद करता है

विपुल

 

Welcome to EDABoard.com

Sponsor

Back
Top