[बोली = manish12 यह डबल परिशुद्धता या एकल है? ??? किसी भी एक की जांच कर सकते हैं बोली [/] एकल में हो रहा है, क्योंकि डेटा इनपुट, ख 32 बिट में हैं: opa: (0 downto 31) std_logic_vector में
Ieee.std_logic_misc.ALL उपयोग, क्यों इस पुस्तकालय में प्रयोग किया जाता है? फिर पुस्तकालय के ऊपर चल बिन्दु गणना के लिए इस्तेमाल होता है. और 32 बिट के fpu_arch.vhdl इनपुट बिट वेक्टर में their.so कोई अस्थायी मूल्यों है उनके pls मुझे जानते हैं ...
मैं चल बिन्दु अलावा इस VHDL कार्यान्वयन बना दिया है, घटाव, गुणन, विभाजन और वर्गमूल. आप इसे देखो या इसका इस्तेमाल कर सकते हैं अगर आप अभ्यस्त हैं. Atachment में इसकी.
[बोली = पाउलो एसी Lopes, 1023985] मैं चल बिन्दु अलावा इस VHDL कार्यान्वयन बना दिया है, घटाव, गुणन, विभाजन और वर्गमूल. आप इसे देखो या इसका इस्तेमाल कर सकते हैं अगर आप अभ्यस्त हैं. Atachment में इसकी बोली [/] यू डबल प्रेसिजन फ्लोटिंग प्वाइंट गुणक के लिए कोड भेज सकते हैं?
यह Verilog में उपलब्ध है. आप verilog संस्करण अपलोड कर सकते हैं. झुलसाना precisions की तरह लगता है, आप डबल परिशुद्धता FPU है. कितने चक्र प्रत्येक कार्य पूरा करने के लिए लेता है?
अरे, मैं इस महान साइट के लिए नया उपयोगकर्ता हूँ. मैं चल संरचनात्मक डिजाइन शैली में बात वर्गमूल एल्गोरिथ्म जो कम फ्लिप फ्लॉप को कवर किया जाएगा और कम घड़ी चक्र अधिक दक्षता के लिए एक हार्डवेयर मॉडल के लिए देख रहा हूँ? शुक्रिया
[बोली = पाउलो एसी Lopes, 1023985] मैं चल बिन्दु अलावा इस VHDL कार्यान्वयन बना दिया है, घटाव, गुणन, विभाजन और वर्गमूल. आप इसे देखो या इसका इस्तेमाल कर सकते हैं अगर आप अभ्यस्त हैं. इसके atachment में बोली [/]. महोदय, मैं इस बारे में कोई संलग्नक मिल सके. u मुझे लगाव मेल कर सकते हैं. मेरा मेल आईडी [ईमेल] shrikanthks09@gmail.com [ईमेल /]. अग्रिम धन्यवाद महाशय.
This site uses cookies to help personalise content, tailor your experience and to keep you logged in if you register.
By continuing to use this site, you are consenting to our use of cookies.