VHDL में छवि प्रसंस्करण

  • Thread starter amitgangwar_vlsi
  • Start date
A

amitgangwar_vlsi

Guest
नमस्ते सब लोग ......... im VHDL में छवि प्रसंस्करण पर कर परियोजना. मैं कैसे VHDL में छवि में प्रवेश कर सकते हैं. अगर किसी को भी इसके बारे में जानकारी हवलदार. plz मेल मुझे [ईमेल] है पर amitgangwar2006@yahoo.co.in [ईमेल /]
 
आप छवि matlab में डाल दिया और मैट्रिक्स है तो यह एक फ़ाइल में द्विआधारी मूल्यों को बदलने और फिर द्विआधारी मूल्यों के साथ VHDL में पाठ फ़ाइल से पढ़ने
 
जी नमस्कार ..... आप जवाब के लिए धन्यवाद ...... अगर मैं यह कर तुम जो भी कहा .... तो मैं पाठ फ़ाइल में मैट्रिक्स के रूप में छवि में परिवर्तित होता है ...... लेकिन उसके बाद मैं VHDL में मैट्रिक्स डेटा को मैन्युअल रूप में प्रवेश करना चाहिए था??? अगर यह है तो यह बहुत tuff है VHDL में डेटा दर्ज .... क्योंकि मैं FPGA पर कि कोड ..... संयमी 3 डाउनलोड करने के लिए है .... और वहाँ केवल 16 इनपुट पिन कर रहे हैं ...... ... तो मैं कैसे VHDL में डेटा दर्ज करें .......... कर सकते हैं??? अगर आप मेरी समस्या हो और आप इसे का समाधान पता है .... plz मुझे बहुत धन्यवाद अग्रिम अमित गंगवार में मदद [ईमेल] amitgangwar2006@yahoo.co.in [ईमेल /]
 
आप तो मैट्रिक्स को परिवर्तित FPGA करने के लिए इस डेटा भेज सकते हैं और तब उन्हें राम में रखा जाएगा जब आप प्रक्रिया सिर्फ राम से वापस use.I पढ़ने की जरूरत है. इस तरह का उपयोग कर डिजिटल फिल्टर के बारे में मेरी थीसिस किया. सौभाग्य
 
आप अपने अच्छे सुझाव के लिए धन्यवाद श्रीमान ..... क्या आपका मतलब है कि मैं सीधे FPGA के रैम मैट्रिक्स लोड कर सकते हैं? .......???? मैं यह कैसे कर सकते हैं????? मैं उस के लिए किसी भी प्रोग्राम लिखने के लिए होना चाहिए??? plz मुझे गाइड महोदय अमित गंगवार अग्रिम धन्यवाद में [ईमेल] amitgangwar2006@yahoo.co.in [ईमेल /]
 
हाँ मैं अपने बोर्ड के / ओ बंदरगाहों का उपयोग कर आप राम छवि मैट्रिक्स भेज सकते हैं ... लेकिन मुझे संदेह है कि आप whetther मैं आप अपने FPGA बोर्ड के सुझाव के लिए पहले राम बोर्ड पर उपलब्ध आकार देखने के लिए ..... होगा और फिर अपने काम के साथ आगे बढ़ने की पूरी छवि (जैसे कि बड़े डेटा) राम भेज सकते हैं .... . यह सब ((उदाहरण के लिए कुछ समय आप के लिए सी कोड लिखने के लिए और बोर्ड के बीच डेटा ट्रांसमिशन का स्वागत सिंक्रनाइज़ करना होगा (है कि तेजी से clk में काम करेगा) और समानांतर बंदरगाह है कि धीरे - धीरे काम करता है)) r तुम आवेदन की तरह पर काम कर रहे निर्भर .... यह बेहतर होगा अगर तुम्हें बताना होगा कि क्या आप आर इतना पर काम कर रहे है कि मंच के सदस्यों को आप एक बेहतर तरीका में मार्गदर्शन कर सकते हैं ....
 
जी नमस्ते ......... सकारात्मक respone और सुझाव के लिए सभी 1 ......... im एक परियोजना प्रस्ताव आकलन पर काम कर रहा है. में है कि मैं करने के लिए कुछ गति वेक्टर हो रही करने के लिए दो छवियों की तुलना है. तो मैं छवि है कि मैं मैट्रिक्स प्रपत्र में परिवर्तित लोड है. तो अब मैं अपने कार्यक्रम में इस डेटा को फोन किया है. मैं FPGA किट पर इस कार्यक्रम को डाउनलोड किया है. IM, समझ नहीं है कि कैसे मैं अपने कार्यक्रम में इस डेटा को कॉल कर सकते हैं??? मैं VHDL के कार्यक्रम में संकेत में डेटा स्टोर करने के लिए होनी चाहिए ........ वहाँ या किसी भी अन्य विकल्प डेटा FPGA ब्लॉक राम या कुछ और करने के लिए सीधे दुकान है ........... मुझे आशा है कि आप मेरी बात है ........ मदद और मुझे भी अग्रिम अमित गंगवार में धन्यवाद [ईमेल] amitgangwar2006@yahoo.co.in [ईमेल /]
 
छवि के आकार के हैं, छोटे अगर आप ब्लॉक राम का उपयोग करें या अगर आप 128 और बड़ा के बारे में shoud एक मॉड्यूल राम अंतरफलक है और बोर्ड पर बाहरी राम का उपयोग करें (यदि उपलब्ध हो) या FPGA के लिए एक राम कनेक्ट कर सकते हैं.
 
आपको धन्यवाद श्रीमान ........ और अपने सुझाव के लिए ....... कि पूरी तरह से, बहुत अधिक नहीं है, लेकिन मेरी समस्या का हल है की मदद से प्रतिक्रिया. अगर मैं किसी भी समस्या का सामना करना होगा मैं संपर्क करेंगे आप धन्यवाद श्रीमान अमित गंगवार [ईमेल] amitgangwar2006@yahoo.co.in [ईमेल /]
 
तैयार करने के लिए आप मदद, अगर किसी भी समस्या अभी शायद बताओ कि मैं तुम्हें अच्छी किस्मत में मदद कर सकते हैं!
 
हैलो सर मैं छवि प्रसंस्करण fpga में मैं इस क्षेत्र के लिए नया हूँ और मैं मंझला फिल्टर पर एक परियोजना है के बारे में पोस्टिंग उर ... मैं नहीं जानता कैसे ब्लॉक राम के साथ शुरू करने के लिए मैं न कैसे छवि मैट्रिक्स लिखने के रूप में यह है के बाद से राम ब्लॉक छवि में .. मुझे इस के माध्यम से गाइड
 

Welcome to EDABoard.com

Sponsor

Back
Top